跟我一起写makefile 三

来源:互联网 发布:煤矿大数据 现状 编辑:程序博客网 时间:2024/06/13 12:39

前面的一二写了makefile的用了makefile的几个规则

这篇文章继续讲剩下的两个规则

1.注释

2.文件指示


一.注释

注释。Makefile 中只有行注释,和 UNIX 的 Shell 脚本一样,其注释是用“#”字符,这 个就像 C/C++中的“//”一样。如果你要在你的 Makefile 中使用“#”字符,可以用反斜框 进行转义,如:“\#”

二.文件指示

其包括了三个部分,一个是在一个 Makefile 中引用另一个 Makefile,就像 C 语言中的 include 一样;另一个是指根据某些情况指定 Makefile 中的有效部分,就像 C 语言 中的预编译#if 一样;还有就是定义一个多行的命令。有关这一部分的内容,我会在后续的 部分中讲述。 
 1.引用其他的makefile文件

Makefile 的文件名
默认的情况下,make 命令会在当前目录下按顺序找寻文件名为“GNUmakefile”、“makefile”、 “Makefile”的文件,找到了解释这个文件。在这三个文件名中,好使用“Makefile”这 个文件名,因为,这个文件名第一个字符为大写,这样有一种显目的感觉。好不要用 “GNUmakefile”,这个文件是 GNU 的 make 识别的。有另外一些 make 只对全小写的 “makefile”文件名敏感,但是基本上来说,大多数的 make 都支持“makefile”和“Makefile” 这两种默认文件名。
当然,你可以使用别的文件名来书写 Makefile,比如: “Make.Linux”,“Make.Solaris”, “Make.AIX”等,如果要指定特定的 Makefile,你可以使用 make 的“-f”和“--file”参数, 如:make -f Make.Linux 或 make --file Make.AIX

例如:aaa.make里的makefile内容是这样的

aaa.o:aaa.c aaa.h
        cc -c aaa.c

那么执行命令:make -f aaa.make后,就会生成一个aaa.o的文件


引用其它的 Makefile
在 Makefile 使用 include 关键字可以把别的 Makefile 包含进来,这很像 C 语言的#include, 被包含的文件会原模原样的放在当前文件的包含位置。include 的语法是:
 
include <filename>
 
filename 可以是当前操作系统 Shell 的文件模式(可以保含路径和通配符)
 
在 include 前面可以有一些空字符,但是绝不能是[Tab]键开始。include 和<filename>可以用 一个或多个空格隔开。举个例子,你有这样几个 Makefile:a.mk、b.mk、c.mk,还有一个文 件叫 foo.make,以及一个变量$(bar),其包含了 e.mk 和 f.mk,那么,下面的语句:      include foo.make *.mk $(bar)    等价于:    include foo.make a.mk b.mk c.mk e.mk f.mk
 
make 命令开始时,会把找寻 include 所指出的其它 Makefile,并把其内容安置在当前的位置。 就好像 C/C++的#include 指令一样。如果文件都没有指定绝对路径或是相对路径的话,make 会在当前目录下首先寻找,如果当前目录下没有找到,那么,make 还会在下面的几个目录 下找:   

1、如果 make 执行时,有“-I”或“--include-dir”参数,那么 make 就会在这个参数所 指定的目录下去寻找。    

2、如果目录<prefix>/include(一般是:/usr/local/bin 或/usr/include)存在的话,make 也会去找。
 
如果有文件没有找到的话,make 会生成一条警告信息,但不会马上出现致命错误。它会继 续载入其它的文件,一旦完成 makefile 的读取,make 会再重试这些没有找到,或是不能读 取的文件,如果还是不行,make 才会出现一条致命信息。如果你想让 make 不理那些无法 读取的文件,而继续执行,你可以在 include 前加一个减号“-”。如:     -include <filename>     其表示,无论 include 过程中出现什么错误,都不要报错继续执行。和其它版本 make 兼容的相关命令是 sinclude,其作用和这一个是一样的。

那么在二中的makefile可以修改为

objects = aaa.o bbb.o main.o
abc:$(objects)
        gcc -o  abc $(objects)
main.o:main.c
        cc -c main.c
#引用aaa.make的makefile,直接执行
include aaa.make
bbb.o:bbb.c bbb.h
        cc -c bbb.c
clean:
        rm $(objects) abc

makefile其实掌握这些基础的差不多日常就够了,当然如果你以后要从事工程维护或者相关的工作,可以深入了解其他的规则





原创粉丝点击