DSP2812系统时钟倍频
来源:互联网 发布:曲面屏幕软件 编辑:程序博客网 时间:2024/05/11 19:24
CPU时钟输入引脚是X1/XCLKIN和X2,有两种模式,一种是外部时钟,一种是晶振工作方式,靠GPIOF14接高低电平来选择。GPIOF14复位后为低电平,选择外部钟源,X2引脚没有用,悬空;GPIOF14复位后为高电平,选择晶振模式,X1/XCLKIN和X2连接到无源晶振的两个引脚,2812选择30M,负载电容选择10P.内部振荡器和外部晶振一起工作产生CPU时钟。在外部时钟源的模式下,内部PLL被禁止,外部时钟直接输入到CPU.在晶振模式下,晶振时钟先过PLL倍频,然后给CPU.CPU再把相同频率的时钟输出给外设,这就和上面外设时钟设置先联系了。
我试了一下,发现当GPIOF14悬空时GPIOF14为高电平。
- DSP2812系统时钟倍频
- 【STM32F103攻城笔记】内部晶振HSI倍频设置系统时钟
- 【STM32F103攻城笔记】外部晶振HSE倍频设置系统时钟
- 【程序】STM32L476RG单片机用寄存器通过PLL将MSI时钟倍频到72MHz并设为系统时钟
- 倍频
- 转 STM32定时器时钟 定时器的时钟有倍频功能
- UCOSIII怎么配置的时钟?(时钟源头选择,倍频)
- stm32 时钟配置_外部时钟倍频、内部时钟倍频 【worldsing笔记(作者嵌入式见解深刻,很好的链接)】
- 基于cyclone ii -EP2C20Q240C8N 的PLL时钟倍频设计
- 时钟 主频 分频 倍频 预分频 后分频
- 不用晶振,STM32内部HSI时钟的倍频使用
- 系统时钟
- 时钟系统
- 时钟系统
- 系统时钟
- 系统时钟
- 系统时钟
- 时钟系统
- 漂亮的进度条(js代码)
- DSP2812调试心得之GPIO
- xvid的中文简介
- 3D网络游戏编程之路 (1)感言
- 学习网页设计的一点经验
- DSP2812系统时钟倍频
- 投资高尔夫球的两大困难
- 一个成功的网站设计
- 优秀网页设计的四个关键因素
- ECLIPSE 小组开发环境实践
- Shape文件格式
- java日期技巧总结
- arm字节对齐与4字节对齐分析
- 关于对屏保的操作