100206 ~ 100213
来源:互联网 发布:上海房地产数据 编辑:程序博客网 时间:2024/04/30 08:32
9:29 2010-2-6 ~ 22:45 2010-2-6
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
equ. 7, B vs. B~.
equ. 8, ?证明。
9:25 2010-2-7 ~ 11:53 2010-2-7
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
Method C.
14:53 2010-2-7 ~ 17:26 2010-2-7
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
MCP:inferior at high heart rate but superior when it is moderate.
9:36 2010-2-8 ~ 9:53 2010-2-8
背单词。
10:47 2010-2-8 ~ 12:25 2010-2-8
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
GF:
A:superior mostly, but not good when heart rate is high.(创新点)
Z:requirement of computation.
Z: put the algorithm to adaption.
MCP:
A: less computions.
A: can operate in a beat-by-beat fashion.
13:03 2010-2-8 ~ 13:30 2010-2-8
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
DCT:
similar as MCP with high heart rate variability rapid, but inferior when it changes moderately.
the more samples, the better results.
Z: linear prediction filter model order.
Z: the truncation dimension.
15:50 2010-2-8 ~ 16:47 2010-2-8
阅读论文。《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
心得:
MCP > DCT: robustness & easiness.
16:54 2010-2-8 ~ 17:10 2010-2-8
背单词。
19:19 2010-2-8 ~ 21:25 2010-2-8
重读《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
从数学上证明算法。
失败。
9:50 2010-2-9 ~ 11:49 2010-2-9
重读《A Single-Lead ECG Enhancement Algorithm Using a Regularized Data-Driven Filter》。
整理笔记。
17:42 2010-2-9 ~ 21:28 2010-2-9
调试开发板。配置开发环境。
7:09 2010-2-10 ~ 9:13 2010-2-10
阅读《ALtera FPGA/CPLD设计基础篇》。P.1 ~ P.18
心得:
P.3
图1-1。
P.4
FPGA的基本可编程逻辑单元:查找表(LUT)+寄存器,1:1。
P.5
用RAM实现ROM。
CAM <-- --> RAM。
P.7
CPLD:基于乘积项(与或)结构。
图1-2。
P.8
MC。
P.9
Pin to Pin延时 ~ 速度。
P.10
表1-1。
P.13
布局布线后仿真 => 发现时序违规。
9:40 2010-2-10 ~ 10:59 2010-2-10
阅读《ALtera FPGA/CPLD设计基础篇》。P.29 ~ P.31
心得:
P.31
横向互联较纵向的快,故Stratix的RAM和DSP列向分布。
图2-2。
控制通道逻辑和外部高速存储接口上下,数据通道接口左右。
13:07 2010-2-10 ~ 14:32 2010-2-10
阅读《ALtera FPGA/CPLD设计基础篇》。P.32 ~ P.38
心得:
P.32
图2-3。
P.37
!图2-8,2-9。
P.38
图2-11:时钟信号上升沿,选中RAM --> CLK下降沿,触发数据输出 --> CLK上升沿,取消选中RAM
16:07 2010-2-10 ~ 18:43 2010-2-10
阅读《ALtera FPGA/CPLD设计基础篇》。P.39 ~ P.48
心得:
P.40
I/O同写未知,读写正确。
P.46
图2-20:I/O电平。
P.47
图2-21,?梯形元件。
8:21 2010-2-11 ~ 8:36 2010-2-11
听力。
8:39 2010-2-11 ~ 9:37 2010-2-11
阅读《ALtera FPGA/CPLD设计基础篇》。P.75
心得:
P.49
?DQS移相电路。
15:15 2010-2-11 ~ 17:14 2010-2-11
熟悉Quartus2设计流程。
简单组合逻辑:语法编译通过,仿真结果有10ns延时。
20:12 2010-2-11 ~ 20:28 2010-2-11
熟悉Quartus2设计流程。
简单时序逻辑:编译未通过,程序报错退出。
7:54 2010-2-12 ~ 10:28 2010-2-12
阅读论文。《A Holter of Low Complexity Design Using Mixed Signal Processor》。
心得:
Parks-McClellan算法用到了切比雪夫定理和remez迭代算法,其总体思路是使最大误差最小化。
在Matlab中调用调用firpm函数即可。
firpm函数的一般调用格式是b = firpm(n,f,a,w),其中n为滤波器阶数,f为给定的归一化了的频率点,a为希望达到的相应频率点的幅度,w为加权参数,返回的b为设计出来的最优等波纹滤波器的系数。
arg min:使目标函数取最小值时的变量值 。
13:52 2010-2-12 ~ 16:15 2010-2-12
阅读论文。《A Holter of Low Complexity Design Using Mixed Signal Processor》。
心得:
环形缓冲区 & 双向卷积算法 --> 循环长度减半。
MSP: 电池供电,端口测量应用,低频信号。
MSP > MCU: fewer clocks for MAC。
MSP > DSP: cheaper。
18:04 2010-2-12 ~ 19:57 2010-2-12
阅读论文。《A Holter of Low Complexity Design Using Mixed Signal Processor》。
心得:
SD card: serial out, serial in, clk。
SD card:24hr uncompressed ECG, & simpler than CF。
keyboard & LCD unnecessary。
20:23 2010-2-12 ~ 22:05 2010-2-12
熟悉Quartus2设计流程。
简单时序逻辑:语法错误。
条件语句的时序逻辑:教材语法有误(fdivision_Top.v,15行:"F10M=0;" -> "F10M_clk=0;")。仿真结果不正确。
8:50 2010-2-13 ~ 9:36 2010-2-13
背单词。
9:37 2010-2-13 ~ 10:02 2010-2-13
熟悉Quartus2设计流程。
时序逻辑的阻塞赋值与非阻塞赋值:编译未通过。
10:03 2010-2-13 ~ 10:53 2010-2-13
阅读《QuartusII_使用手册.pdf》。
熟悉操作:setting。
14:48 2010-2-13 ~ 15:26 2010-2-13
重读论文《A Holter of Low Complexity Design Using Mixed Signal Processor》。
整理笔记。