25.211(840)——阅读笔记III(物理信道的时间关系)

来源:互联网 发布:2016网络伤感情歌 编辑:程序博客网 时间:2024/05/18 03:35

PCCPCH(cell的SFN在其上传输)被用作所有物理信道的时间参考,直接用于下行信道的,间接用于上行信道的。

----SCH、CPICH、P-CCPCH具有相同的帧时间;

----不同的S-CCPCH timing不同,但是和P-CCPCH帧时间的offset为256chips的整数倍,即 tS-CCPCH,k = Tk ´ 256 chip, Tk Î {0, 1, …, 149}。对于MBSFN则offset满足 tS-CCPCH,k = 256 + ë Tk /10û. ´ 2560 chip

---与S-CCPCH关联的PICH的timing为相应的S-CCPCH帧时间的提前tPICH = 7680chips,而PI如果是positive,则在PICH帧结束位置后tPICH = 7680chips的S-CCPCH帧上(此位置正好是下一个S-CCPCH的帧头),开始此PI对应的PCH信道。若PICH与HS-SCCH关联(PI指示一个或者多个HS-DSCH子帧会通过与HS-SCCH相关的HS-PDSCH信道传输给UE),则PICH的帧时间(帧头)与HS-SCCH的帧时间对齐,且与PICH相关的第一个HS-SCCH在PICH帧后的tPICH chips后开始传输,子帧号为1(从0开始计数)。

---AICH的接入时隙0的起始时刻与SFN mod 2=0的P-CCPCH帧的帧头时间对齐。

---不同DPCH的timing不同,但和P-CCPCH帧头时间的offset为256chips的整数倍,即 tDPCH,n = Tn ´ 256 chip, Tn Î {0, 1, …, 149}

---HS-SCCH的子帧0的起始时刻与P-CCPCH帧头时间对齐。

---For a secondary serving HS-DSCH cell(第二服务HS-DSCH小区??), the nominal radio frame timing for CPICH and timing reference are the same as the radio frame timing for CPICH and timing reference for the serving HS-DSCH cell

---PRACH和AICH的时间关系:下行AICH被分成下行接入时隙,每个下行接入时隙5120个chips,下行接入时隙与P-CCPCH的timing对齐,AI只在每个接入时隙的头发送。上行PRACH也分成上行接入时隙,每个上行接入时隙也为5120chips.在UE接收第n个AICH 接入时隙前 tp-a chips(preamble to AI)时发送第n个PRACH的上行接入时隙。(n=0,1...,14)上行接入前导和message部分也只在每个接入时隙的头发送。tp-p ³ tp-p,min(preamble to preamble)

 

---CELL_FACH和Idle状态下增强上行(F-DPCH?)的UL/DL时间关系:

??

tF-DPCH = [(5120 * AICH access slot # with the AI) + 10240 + 256 * Soffset] mod 38400

ta-m = 10240 + 256 * Soffset + t0 chips, where

Soffset = a symbol offset, configured by higher layers, {0,…,9}.

t0 = 1024 chips defining the DL to UL frame timing difference.

 

----DPCCH和DPDCH的时间关系:UE发送的上行DPCCH和DPDCH使用相同的timing。下行发给UE的承载某一专用类型CCTrCH的所有DPDCH与DPCCH使用相同的timing。在UE侧,上行DPCCH/DPDCH帧的传输大概在对应的下行DPCCH/DPDCH或F-DPCH帧的被检测到的最早径对应时刻的T0=1024chips后发送。

---UE上行DPCCH/HS-DPCCH/HS-PDSCH的timing:HS-DPCCH子帧在对应上行DPCH帧发送后的m*256chips后发送,其中

m = (TTX_diff /256 ) + 101, TTX_diff 是对应的HS-PDSCH子帧的起始时刻和下行DPCH/F-DPCH起始时刻的差 (TTX_diff =0, 256, ....., 38144)。所以m始终取5个可能值中的一个,UE和NodeB只在UTRAN更新网络配置的时候更新m的值。

---HS-SCCH和HS-PDSCH的timing:一个HS-DSCH子帧的HS-PDSCH起始时刻在HS-SCCH起始时刻的 tHS-PDSCH = 2´Tslot = 5120 chips后。

---MICH与S-CCPCH的timing:S-CCPCH承载着与MICH帧中的通知指示相关的MBMS控制信息。MICH帧结束位置7680chips后为对应的S-CCPCH帧的起始位置。

---E-HICH/P-CCPCH/DPCH的timing:

---

 

 

-     when AICH_Transmission_Timing is set to 0, then

tp-p,min = 15360 chips (3 access slots)

tp-a = 7680 chips

tp-m = 15360 chips (3 access slots)

-     when AICH_Transmission_Timing is set to 1, then

tp-p,min = 20480 chips (4 access slots)

tp-a = 12800 chips

tp-m = 20480 chips (4 access slots)

其中AICH_Transmission_Timing 由网络决定。