三态 、上拉与下拉
来源:互联网 发布:linux libgcc s.so 编辑:程序博客网 时间:2024/04/29 02:15
三态的概念
一般门与其它电路的连接,无非是两种状态,1或者0,在比较复杂的系统中,为了能在一条传输线上传送不同部件的信号,研制了相应的逻辑器件称为三态门,除了有这两种状态以外还有一个高阻态,就是高阻抗(电阻很大,相当于开路)。相当于该门和它连接的电路处于断开的状态。(因为实际电路中你不可能去断开它,所以设置这样一个状态使它处于断开状态)。三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。
上拉下拉的概念
在数字逻辑电路中,由于某些引脚空闲不用,又不能悬空着,通常用一适当的电阻接+vcc(上拉)或地(下拉)。具体使用上拉或下拉要看设计而定,大多不能随意改变。当然电阻本身是没有什么区别的。
上拉电阻:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须加上拉电阻,才能使用。
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
- 三态 、上拉与下拉
- 上拉电阻、下拉电阻和三态
- ISE设置默认引脚 ,上拉或下拉或三态
- 上拉与下拉刷新
- 上拉电阻与下拉电阻
- 关与上拉和下拉电阻
- 电阻的上拉与下拉问题
- 上拉电阻与下拉电阻
- 关与上拉和下拉电阻
- UITableView上拉与下拉刷新
- 上拉电阻与下拉电阻
- UItableView的上拉与下拉刷新
- 下拉刷新与上拉加载
- PullToRefreshListView下拉刷新与上拉加载
- SwipeRefreshLayout 上拉加载与下拉刷新
- 列表上拉刷新与下拉加载
- 上拉刷新与下拉刷新
- RecyclerView下拉刷新与上拉更多
- 并明确人生方向的蜕变
- C++ 面试常见问题
- FileOutputStream和FileInputStream存取字符串
- 摘抄:CSS如何实现单行图片与文字垂直居中
- hdu 4341 Gold miner 分组背包
- 三态 、上拉与下拉
- oracle database link
- 龙的传人DIY.lua
- mkimage使用详解(转载)
- 求两个字符串的最大公共子串
- HDOJ2448-最短路,KM匹配
- 【学习笔记】DM9000裸机驱动(一)
- 神奇的植物
- Oracle用户、权限、角色管理