关于在FPGA上实现AES算法的笔记
来源:互联网 发布:希拉里 赵薇 知乎 编辑:程序博客网 时间:2024/06/06 11:37
针对 key 长度为 128 bits 的AES算法。
1. AES算法要做10轮运算,最基本的实现实现用11cycles。
2. 每轮加密要用到16个Sbox,每个Sbox要占用1个2048 bit 的ROM。key expansion要用4个Sbox。如果on-the-fly 地进行,那么一共要20个Sbox;如果提前做好key expansion,那么需要16个Sbox外加1408bits RAM来存放Subkey。
3. 在Altera FPGA上每个Sbox要占用一个ESB或EAB,在Xilinx FPGA上,每两个Sbox占用一个Block RAM(因为每个Block RAM都是dual-port的)。那么理论上,AES encryption 可以用一片Spartan-II XC2S100(10 Block RAMs)或者一片FLEX EPF10K200S (24 EABs)实现。
4.为了能在ACEX 1K30这种便宜的芯片(6 EABs)上实现,要把一轮分解为4步来做,这样只用4个Sbox,连同存放Subkey,一共用5 EABs。当然,完成一个128-bit block加密就需要41 cycles,吞吐量也降为1/4。
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- 关于在FPGA上实现AES算法的笔记
- AES加密解密算法的FPGA实现(一)
- AES加密解密算法的FPGA实现(二)
- AES加密算法在GPU上的实现
- VS 2005 & SQL Server 2005 on Windows Vista
- ASP.NET 应用程序性能优化
- 将Oracle ADF Faces集成到Appfuse里面
- lr监视的性能计数器
- 2007网络营销四大关键词:网络视频、自我营销、移动沟通和协同营销
- 关于在FPGA上实现AES算法的笔记
- 你是一个合格的J2EE程序员么
- 一个批量更改文件名的Python脚本
- 优化 SQL Server 查询性能
- Apache2 + PHP 在Windows2000下不稳定解决方案
- 试用用友致远最新版协同产品A8之二
- lr监视的性能计数器
- 升级到MySQL 5.0.17一定遇到的四个问题
- 建立你的.NET 3.0开发环境