射极跟随器负载过重引起的失真问题(摘抄)

来源:互联网 发布:个人简历程序员模板 编辑:程序博客网 时间:2024/05/04 15:25


          上图仿真的是铃木雅臣写的教程 《晶体管电路设计(上)》 中射极跟随器负载加重引起波形失真章节电路图, 开始学习时不是很理解,上网查后觉得这篇文章解释的不错,转过来学习,也希望能给大家点帮助吧!原文的图就换成我自己的图,如上图所示。

原文地址:http://blog.chinaaet.com/loves6036/p/33760

以下是原文内容:

在学习这本教程的射极跟随器章节时,遇到了一点问题,上网查后发现很多网友具有
相同的困惑,个人经过简单分析,现将个人理解部分简述如下,希望能帮助大家一点,鉴于
个人基础有限,分析不对的请多批评指正。

书中原文<见P52> 
问题: 
如图 3.2 所示,使用射极负载电阻 RE 的射极跟随器,在取出很大电流(接上阻抗低的
负载)时,输出波形的  负侧 被 截去,此现象必须引起注意。 
 分析: 
(1)交流分析时,RE和RL之间的电容视为短路,则RE与RL 并联,记为 RE // RL;  
(2)问题中提到的“很大电流”则会在 RE  // RL  上产生压降,该压降记为晶体管发
射极电压 Ve ; 
(3)晶体管基极电压 Vb 等于输入电压  Vi 与积极静态直流偏置电压VB的和,即 
Vb = Vi + VB; 
(4)问题中提到的 “被截去” ,即波形产生失真 ,晶体管波形失真 主要是由于发射
结或集电结 偏置不当引起的; 
(5)交流的分析这个电路时,RE // RL 在9.7mA电流作用下产生的电压降为 
Ve = (680/ / 680)*9.7mA = 3.3V 
       (6)电压跟随,即说出电压跟着输入电压变化而变化,问题中提到输出波形负侧被截
去,现取数值计算分析如下: 
当输入电压Vi = -3.3V 时, 基极电压  Vb = 7.2V + (-3.3V)  = 3.9V ,因为电路中是用的
时NPN型晶体管,所以  Vbe = 0.6V时 晶体管开始工作,小于0.6V时,晶体管截止。 
Vb = 3.9V,Ve = 3.3V,  Vb-Ve = Vbe = 0.6V,晶体管工作的临界值; 
如果当输入电压继续向负向增大,加入Vi = -4V 时,Vb = 7.2V + (-4V)= 3.2V, 
Vb – Ve < 0.6V ,  所以晶体管截止 ,则波形的负侧 被 截去,相比分析到这,应该都能明
白个差不多了,不再罗嗦了。 
说明:  原电路中分析时,电源是+15V,不是图中的5V; 
            分析中提到的  9.7mA  也是书中提到的; 
            同理可分析输出波形正侧 即 使用PNP型管子电路,具体不再敖述!!
欢迎批评指正,共同讨论! 

0 0
原创粉丝点击