RS-485接口电路的硬件设计
来源:互联网 发布:亳州淘宝开店 编辑:程序博客网 时间:2024/05/22 02:29
1)总线匹配。
总线匹配有两种方法,一种是加匹配电阻,位于总线两端的差分端口VA与VB之间应跨接120Ω匹配电阻,以减少由于不匹配而引起的反射、吸收噪声,有效地抑制了噪声干扰。但匹配电阻要消耗较大电流,不适用于功耗限制严格的系统。
另外一种比较省电的匹配方案是RC 匹配,利用一只电容C 隔断直流成分,可以节省大部分功率,但电容C的取值是个难点,需要在功耗和匹配质量间进行折衷。除上述两种外还有一种采用二极管的匹配方案,这种方案虽未实现真正的匹配,但它利用二极管的钳位作用,迅速削弱反射信号达到改善信号质量的目的,节能效果显著。
2) RO及DI端配置上拉电阻。
异步通信数据以字节的方式传送,在每一个字节传送之前,先要通过一个低电平起始位实现握手。为防止干扰信号误触发RO(接收器输出)产生负跳变,使接收端MCU进入接收状态,建议RO外接10kΩ上拉电阻.
3)保证系统上电时的RS-485芯片处于接收输入状态。
对于收发控制端TC建议采用MCU引脚通过反相器进行控制,不宜采用MCU引脚直接进行控制,以防止MCU上电时对总线的干扰。
4)总线隔离。
RS-485总线为并接式二线制接口,一旦有一只芯片故障就可能将总线“拉死”,因此对其二线口VA、VB与总线之间应加以隔离。通常在VA、VB与总线之间各串接一只4~10Ω的PTC电阻,同时与地之间各跨接5V的TVS二极管,以消除线路浪涌干扰。如没有PTC电阻和TVS二极管,可用普通电阻和稳压管代替。
5)合理选用芯片。
例如,对外置设备为防止强电磁(雷电)冲击,建议选用TI的75LBC184等防雷击芯片,对节点数要求较多的可选用SIPEX的SP485R。
- RS-485接口电路的硬件设计
- RS一485接口电路的设计
- 零延时RS-485接口电路的设计与应用
- 零延时RS-485接口电路的设计与应用
- RS-485 接口电路
- RS-485 接口电路--转载
- RS-485自收发电路的参考设计
- RS-485自收发电路的参考设计
- 输入输出隔离的半/全双工RS-485/RS-422接口隔离芯片电路
- RS-485接口电路指南(TI:SLLA036D)
- AD硬件电路模块设计——PS7219及单片机的SPI接口电路
- 工业接口RS-485的设计应用指南
- STC单片机串口硬件电路的设计
- 硬件电路的设计流程(两层板)
- 硬件电路可靠性设计
- RS-485收发的零延时转换电路
- RS-485收发的零延时转换电路
- RS-485收发的零延时自动转换电路(转)
- Linux背后的人
- 程序界的高手传奇
- 知识,因为美丽而传播
- Java 1.5 新特性Annotations
- 据说世界上最经典的25句话
- RS-485接口电路的硬件设计
- 成长中必须知道的10个故事
- 《聊斋Q传》地狱问答系统的设计疏漏与改进
- Google发现的十大真理
- I like the subtle...(我喜欢这种淡淡的感觉)
- Java 下载区网址:
- C# 中随机生成字母
- 多功能输入法
- 关于Windows下Apache使用虚拟主机(多域名多站点)的设置