拼接4-16进制译码器
来源:互联网 发布:世界征服者3 全将 数据 编辑:程序博客网 时间:2024/06/04 20:01
1.在File菜单下点击New,即弹出用户设计建立向导,在New中选择Design Files-Block Diagram/Schematic File原理图文件输入,然后保存工程
2.双击空白处,从符号库中调出需要的74138器件及输入、输出端口,排放整齐。
3.将需要连接的部分,完成画线连接操作(鼠标放到端点处,会自动捕捉,按下左键拖动到目标处,释放后即完成一次画线操作)。连接完成后的原理图如下图1
图1 连接完成后的原理图
4.在下拉菜单Processing中选择Start Compilation,启动全程编译,看是否有错误,编译分析报告如图2。
图2 编译分析报告
5.通过时序仿真来分析;建立波形矢量文件
图3 建立VWF文件菜单
6。添加引脚节点,选择菜单View-Utility Windows-Node Finder命令
7.建立完成后并在输入引脚上面加上输入波形,完成后如图4
图4 输入端波形
8.启动时序仿真,在下拉菜单Processing中选择Start Simulation,分析波形,判断仿真结果是否正确,仿真结果如下图5
从上面结果可知,仿真正确,同时存在竞争冒险。
- 拼接4-16进制译码器
- 作业2:4-16进制译码器Verilog 语句实现
- 4-16译码器
- VHDL实现4线-16线译码器
- 译码器
- 译码器
- 两片74ls138组成4/16译码器-20151030
- 用两片74HC138设计一个4-16译码器
- 用两片74HC138组合成4/16译码器
- FPGA作业1:利用74138设计4-16译码器
- FPGA作业2:利用veilog设计4-16译码器
- Hamming(7,4)编译码器
- 基于proteus的51单片机仿真实例七十四、4-16译码器74HC154应用实例
- Hamming(7,4)编译码器
- FPGA作业3.1:例化2-4译码器
- 哈夫曼编/译码器
- 哈夫曼遍/译码器
- 哈夫曼编译码器
- ios-地理编码和反地理编码
- Python科学库sklearn.numpy.scipy. matplotlib.pandas
- 【内存优化】 MAT 看内存 Native Stack 找不到真正的引用
- Oracle11gR2 for Linux 静默安装
- ARM DS-5开发STM32程序(Eclipse配合Keil插件使用)
- 拼接4-16进制译码器
- 针对需要验证码登录以及注册案例
- 今年最新的30个Android库,你了解吗?
- angular2搭建环境+部署项目以及创建新组件to many symbolic links encountered的问题
- 架构师必看:软件架构图的艺术
- 关于list中的removeAll方法使用说明
- interview test
- NetWordUtils
- Linux 通过 expect 实现 tenlnet 自动登录