S5PV210介绍
来源:互联网 发布:淘宝中怎么发布宝贝 编辑:程序博客网 时间:2024/05/01 00:12
S5PV210由ARM内核、系统外围设备、多媒体、存储器接口、电源管理、连通性等模块组成。S5PV210采用了ARM CortexTM-A8内核,ARM V7指令集,主频可达1GHZ,64/32位内部总线结构,32/32KB的数据/指令一级缓存,512KB的二级缓存,可以实现2000DMIPS(每秒运算2亿条指令集)的高性能运算能力。
S5PV210包含很多强大的硬件编解码功能,内建MFC(Multi Format Codec),支持MPEG-1/2/4,H.263,H.264等格式视频的编解码,支持模拟/数字TV输出。JPEG硬件编解码,最大支持8000x8000分辨率,内建高性能PowerVR SGX540 3D图形引擎和2D图形引擎,支持2D/3D图形加速,是第五代PowerVR产品,其多边形生成率为2800万多边形/秒,像素填充率可达2.5亿/秒,在3D和多媒体方面比以往大幅提升,能够支持DX9,SM3.0,OpenGL2.0等PC级别显示技术。。
具备IVA3硬件加速器,具备出色的图形解码性能,可以支持全高清、多标准的视频编码,流畅播放和录制30帧/秒的1920×1080像素(1080p)的视频文件,可以更快解码更高质量的图像和视频,同时,内建的HDMIv1.3,可以将高清视频输出到外部显示器上。
S5PV210的存储控制器支持LPDDR1,LPDDR2和DDR2类型的RAM
Flash支持Nandflash,Norflash,OneNand等
S5PV210提供的外围接口非常丰富,包括:
24 bit TFT LCD Controller support 1024X768(XGA) resolution
Camera Interface 支持最大12M(8192x8192) 接口8-bit ITU 601/656和MPDI/CSI
4 Uarts
24-channel DMA
4-Timers with PWM
3-ch 24-bit I2S BUS for audio-codec
3-ch IIC BUS up to 400Kbit/s
2-ch HS-SPI
USB Host 2.0
USB OTG 2.0 480Mbps
4-ch SD/SDIO/HS-MMC interface
10-ch 12-bit multiplexed ADC
1-ch AC-97 Audio codec interface
3-ch PCM serial audio interface
HDMI&TV-out (PAL/NTSC)
14X8 keypad interface
237 GPIO
ATA Interface
- S5PV210介绍
- S5PV210基本介绍
- S5PV210之UART介绍
- S5PV210的中断体系介绍
- S3C6410和S5PV210的启动模式介绍
- S5PV210开发板 camera模组CMM介绍
- S5PV210开发板 介绍camera 驱动 (4)
- s5pv210——中断系统相关介绍
- 关于S5pv210的 APLL,MPLL,EPLL以及VPLL的介绍
- S5PV210开发板 介绍camera V4L2 FIMC (3)
- s5pv210简介
- s5pv210 LED
- S5PV210 串口
- S5PV210定时器
- s5pv210 datasheet_overview
- s5pv210 datasheet_system
- s5pv210 datasheet_system_BUS
- s5pv210 datasheet_system_memory
- samba swat 配置使用
- hdu 2059 龟兔赛跑
- Xml序列化与非序列化的4种方法
- 占位
- java与jsp页面的字符串拼接和拆分
- S5PV210介绍
- c++三种获取时间方法
- Linux编程之库的知识(汇总)
- WDF驱动中的内存管理
- 邓丽君 - 漫步人生路
- 简单的css样式表范例(一)
- 关于iOS App的切图
- 【转】分治法,动态规划及贪心算法感悟
- Web服务器和应用程序服务器有什么区别