StratixII GX 高速接口FPGA器件

来源:互联网 发布:linux cp 进度条 编辑:程序博客网 时间:2024/04/29 06:41

Altera公司推出 StratixII GX 高速接口FPGA器件

 

2005年10月25号,Altera公司今天发布Stratix II GX——第三代带有嵌入式串行收发器的FPGA。Stratix II GX 。Stratix II GX FPGA整合StratixIIFPGA架构和Serdes高速收发器,收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间。 收发器模块支持多种广泛应用的协议,包括PCI Express、串行数据接口(SDI)、XAUI、SONET、千兆以太网、SerialLiteII、Serial RapidIO和通用电气接口6Gbps长距离和短距离(CEI-6G-LR/SR)等,节省逻辑资源,简化了协议支持。

Stratix II GX特性:

  • 高速收发器模块: Stratix II GX FPGA提供20个全双工通道,直接工作在622 Mbps至6.375 Gbps之间,采用过采样技术,可工作在270Mbps上。
  • 信号完整性: Stratix II GX收发器采用片内动态可编程发送预加重、接收均衡和输出电压控制技术优化眼图。而且,通过改进的封装和芯片设计优化技术,可设计实现标准I/O最佳的信号完整性。
  • 低功耗收发器: Stratix II GX FPGA收发器每通道6.375 Gbps时,功耗仅为225 mW。
  • 灵活的收发器PLL和时钟模式: Stratix II GX FPGA在四个区域布置其收发器,每个由两个不同的时钟源驱动,每个时钟源可采用一个高速和一个低速锁相环(PLL)。这种时钟和PLL组合支持四种不同的数据速率。
  • 等价逻辑单元(LE)数量高达132,540,嵌入式存储器达到6.7 Mbits: Stratix II GX器件的高密度嵌入式存储器完善了收发器的性能,提高了带宽。
  • 业界一流的FPGA架构: 采用TSMC业界一流的成熟90nm工艺技术,Stratix II GX系列与Stratix II FPGA系列的FPGA架构相同 。

Stratix II GX系列家族:

指 标
EP2SGX30C/D
EP2SGX60C/D/E
EP2SGX90E/F
EP2SGX130G
收发器数据速率
622 Mbps – 6.375 Gbps
自适应逻辑模块(ALM) 13,552 24,176 36,384 53,016 等价逻辑单元LE 33,880 60,440 90,960 132,540 LVDS通道 29 29 45 78 M512 RAM模块 202 329 488 699 M4K-RAM模块 144 255 408 609 M-RAM 模块 1 2 4 6 全部 RAM bits 1,369,728 2,544,192 4,520,448 6,747,840 DSP模块 16 36 48 63 嵌入式乘法器 64 144 192 252 PLL锁相环 4 8 8 8

器件型号最后的一个英文字母表示高速收发器的通道数,C表示为4通道,D表示为8通道,E表示为12通道,F表示为16通道,G表示为20通道

 

 

供货和价格信息:

Stratix II GX器件系列第一个型号的工程样片,将于2006年第一季度提供给客户。 用户现在可以采用HSPICE模型和Altera Quartus II设计软件5.1开始其Stratix II GX设计。对于EP2SGX30CF780器件,2007年25K的预计采购价格为$49起。

 

 
原创粉丝点击