【西西学FPGA】Lesson13

来源:互联网 发布:翼华科技 知乎 编辑:程序博客网 时间:2024/05/01 17:54
---------------------------------2016.4.10-----------------------------------------------------
1 通过串口完成数据的发送,到屏幕显示
2 fifo

出现问题:
1 当停止发送之后,再次发送程序是在原来已有的基础上写入。
修改:长期不发送的时候,将写地址清零。判断长期不发送的条件是,rx维护1输入持续超过10个bit,(也就是总线无输入状态)。
2停止发送时,图片左上角有红黑点,大小随机
原因:由于对长时间输入rx== 1 计数的cnt 范围太小,串口电压不稳定造成当停止发送的时候bus上仍然有数据传输,因此这个时候将cnt记满的值加大,问题解决

个人补充:
1 串口发送数据和时钟无关,因此baut_rate是重要参数
2 一个系统内分频信号最好是一个

-----------------------------作业----------------------------------------------------------------
1 uart+fifo+compute
0 0
原创粉丝点击