MPLLCON与UPLLCON
来源:互联网 发布:网络花店创业计划书 编辑:程序博客网 时间:2024/04/30 01:09
1、什么是MPLLCON与UPLLCON
MPLLCON与UPLLCON分别是MPLL配置寄存器和UPLL配置寄存器
2、MPLL配置寄存器和UPLL配置寄存器的作用
S3C2440 CPU主频可达400MHz,开发板上的外接晶振为12M,通过时钟控制逻辑的PLL(phase locked loop,锁相环电路)来倍频这个系统时钟。2440有两个PLL(phase locked loop)一个是MPLL,一个是UPLL。UPLL专用于USB设备,常用频率为48MHz和96MHz。MPLL用于CPU及其他外围器件,用于产生FCLK, HCLK, PCLK三种频率,上电时,PLL并没有被启动,FCLK=Fin=12MHz,若要提高系统时钟,需要软件来启动PLL。
3、倍频值的确定
主分频,前置分频和后置分频三项设置
倍频值的选择,因为我们的s3c2440是400MHz,因而选择的MDIV是0x5c,PDIV是1,SDIV是1
0 0
- MPLLCON与UPLLCON
- 系统时钟:MPLLCON设置
- 与
- 与
- “” 与 “”
- ##与#
- >> 与 > >
- :与::
- &与&&
- && 与 &
- [[与((
- >>与>>>
- *与++
- *与++
- ++与++
- ->与 .
- :与::
- & | 与&& ||
- MFC添加工具栏
- 大学三年来的总结和对自己的期望
- RecycleView刷新 齿轮转动动画效果
- 小记8.22
- dijkstra算法
- MPLLCON与UPLLCON
- SAP中如何更改供应商账户组
- 关于近期带项目的一些心得
- SVProgressHUD的用法
- 一网打尽中文编码转换
- Teacher Bo
- 回调机制的理解
- cocos2dx-lua3.12 IOS内购
- System server里创建常见的几个thread